1. |
Общая структура МПС |
|
2. |
Принципы устройства современных МПС |
|
|
шинная организация IBM PC |
организация системы шин L, S, X и M в компьютере РС/АТ |
эволюция шинной архитектуры |
3. |
Передача информации в МПС |
|
|
асинхронный способ |
синхронный способ |
асинхронно-синхронный способ |
принципы работы интерфейса RS-232 |
универсальный асинхронный приемопередатчик (УАПП) RS-232C |
4. |
Методы ввода/вывода и их классификация |
|
|
Классификация методов ввода/вывода |
5. |
Подсистема прерываний МПС |
|
|
внутренние и внешние прерывания |
функции подсистемы прерываний и их реализация |
контроллеры прерываний |
программируемый контроллер прерываний |
прохождение прерывания от клавиатуры |
6. |
Подсистема прямого доступа в память МПС |
|
|
контроллер прямого доступа в память |
каскадирование КПДП |
организация ПДП в IBM PC |
высокопроизводительный 32-разрядный контроллер ПДП 82380 |
7. |
Подсистема памяти МПС |
|
|
распределение адресного пространства |
диспетчер памяти |
запоминающие устройства |
ОЗУ статического типа (SRAM) |
ОЗУ динамического типа (DRAM) |
репрограммируемое ПЗУ (EPROM,EEPROM) |
однократно программируемое ПЗУ (OTP,PROM) |
энергонезаваисимая память (NVRAM,Flash) |
регенерация динамической памяти |
регенерация ?по таймеру? |
"прозрачная" регенерация |
контроллер динамической памяти |
регенерация "размещение данных" |
SDRAM и DDR SDRAM |
репрограммируемое ПЗУ (EPROM,EEPROM) |
однократно программируемое ПЗУ (OTP,PROM) |
энергонезаваисимая память (NVRAM,Flash) |
увеличение разрядности ячейки памяти |
увеличение количества ячеек памяти |
8. |
PCI |
|
9. |
Микропроцессоры и микроконтроллеры |
|
|
классификация микропроцессоров и микроконтроллеров |
окружение |
8-разрядный микропроцессор i8080 |
командный цикл микропроцессора |
машинные циклы и их идентификация |
16-разрядный микропроцессор i8086 |
внутренняя структура |
структура микропроцессорных модулей на базе микропроцессора i8086 |
машинные циклы i8086 в минимальном и максимальном режимах |
однокристальные микро-эвм типа МК51 |
структура МК51 |
архитектурные особенности МК51 |
организация внутренней памяти данных. |
машинные циклы и синхронизация микро-ЭВМ |
внешние устройства МК51 |
подсистема прерываний МК51 |
система команд МК51 |
микроконтроллер PIC фирмы Parallax |
10. |
Цифровая обработка сигналов DSP (digital signal processor) |
|
|
особенности DSP |
трехшинная Гарвардская архитектура |
DSP фирмы Motorola |
семейство DSP96000 |
DSP фирмы Texas Instruments |
особенности архитектуры ТMS320C25 |
организация памяти |
внешняя память и интерфейс ввода/вывода |
центральное арифметико-логическое устройство |
конвейерные операции |