Микросхема К589ХЛ4
Микросхема К589ХЛ4 — многофункциональное синхронизирующее устройство (МСУ), предназначено для построения блоков радиоэлектронной аппаратуры с автономными синхронизаторами. Микросхема выполняет следующие операции:
деление частоты с переменным коэффициентом деления;
формирование импульсов дискретной линии задержки;
формирование переменного пакета импульсов;
формирование импульсов переменной длительности.
Условное графическое обозначение микросхемы приведено на рис. 15, назначение выводов — в табл. 21, структурная схема показана на рис. 16.
рис. 15
рис. 16
Таблица 21
В состав микросхемы входят: 1 — входная логическая схема И; 2 — трехвходовая логическая схема ИЛИ; 3 — схема формирования импульсов стандартной длительности из импульсов начальной установки; 4 — 4-разряд-иый двоичный счетчик; 5 — схема установки коэффициента перерасчета; 6 — генератор одиночных импульсов (ГОИ); 7 — формирователь сигнала переноса; 8 — схема И делителя частоты. 9 — схема ИЛИ приема импульсов записи на схему установки в исходное состояние; 10 — формирователь переменного пакета импульсов; 11 — формирователь длительности импульса.
Микросхема К589ХЛ4 может работать в следующих режимах.
Режим деления частоты. На вход 4 подается импульс произвольной длительности начальной установки с любого устройства, синхронизированного или не синхронизированного с импульсами тактовой частоты. Узел 3 формирует сигнал, который поступает на генератор одиночных импульсов 6 и подготавливает его для приема одного импульса тактовой частоты Fc, подаваемой на вход 3. С выхода узла 6 одиночный импульс поступает через схему ИЛИ 9 на вход узла установки в исходное состояние 5; при этом счетчик 4 устанавливается в исходное состояние, которое определяется кодом на входах И—14.
С входа 3 импульсы тактовой частоты подаются на один из входов схемы узла 1, на другой вход этого узла с входа 2 подается сигнал разрешения положительной полярности. На входах 1, 15 узла 2, служащих для наращивания разрядности устройства, должен присутствовать лог. 0. При этом импульс тактовой частоты с выхода узла 2 поступает на вход счетчика 4 и формирователь переменного пакета импульсов 10.
Счетчик начинает вести отсчет импульсов от исходного состояния до состояния, когда все его разряды установятся в 1. С приходом следующего импульса на выходе элемента 8 появляется импульс, который поступает на вход схемы ИЛИ и вновь устанавливает счетчик в исходное состояние. На выходе узла 8 будут появляться импульсы каждый раз, когда все разряды счетчика находятся в единичном состоянии. Таким образом осуществляется деление частоты. Период повторения этих импульсов равен числу периодов тактовой частоты Fc, необходимых для просчета состояний счетчика от исходного до состояния, когда все его разряды установятся в 1. Код перерасчета, который необходимо подать на входы 11—14 для получения нужного коэффициента деления.
Режим формирования длительности импульса. Для работы устройства в этом режиме необходимо выход 6 микросхемы соединить со входом 2.
Схема работает следующим образом. На вход 4 подается импульс начальной установки. Выбранный из тактовой частоты схемой 6 одиночный импульс устанавливает счетчик в исходное состояние, определенное кодом перерасчета на входах 11—14; одиночный импульс подается также на узел 11 (формирователь длительности импульса). При этом на выходе 6 формирователя появляется лог. 1, которая одновременно является разрешающим сигналом для прохождения тактовой частоты Fcчерез схемы 1 и 2. Счетчик начинает вести отсчет импульсов от заданного исходного состояния до состояния, когда все разряды установятся в 1. Появившийся при этом на выходе 9 схемы 8 положительный импульс подается на формирователь длительности импульса. По окончании этого импульса на выходе формирователя длительности импульса устанавливается лог. 0. Таким образом схемой формируется положительный импульс, длительность которого определяется кодом перерасчета на входах 11—14.
Режим формирования пакета импульсов. Выход 6 микросхемы соединяется с входом 2. На вход 4 подается импульс начальной установки, на выходе 6 узла 11 появляется положительный потенциал, длительность которого определяется кодом перерасчета на входах 11—14. Положительный потенциал подается на один из входов схемы И узла 10, на другой ее вход с выхода узла 2 подается тактовая частота. Число импульсов в пакете, которые появляются на выходе схемы И узла 10, определяется длительностью положительного потенциала на выходе 6 узла 11 и, следовательно, также кодом перерасчета на входах 11—14. Код перерасчета в режиме формирования пакета импульсов.
Режим дискретной линии задержки. Выход В соединяется с входом VI. Возможность использования устройства в качестве дискретной линии задержки вида из рассмотренных выше режимов. Действительно, импульс на выходе Р появляется через определенное число тактов частоты после прихода сигнала начальной установки на вход С4. Задержка сигнала на выходе С0 по отношению к сигналу, поступающему на вход EW, определяется кодом перерасчета на входах D1—D4.
Увеличение разрядности устройства. При объединении нескольких микросхем используются входы 1, 5, 15 и выход 10.
Положительный перепад на входе 5 осуществляет запрет прохождения импульсов записи через схему 9 со схемы 8, а вход схемы 11 закрывается, и окончание импульса по сигналу с выхода узла 8 оказывается невозможным.
При использовании одного 4-разрядиого устройства вход 5 должен быть заземлен. При использовании многоразрядного устройства на вход 5 подается низкий разрешающий потенциал с выхода 10 последней 4-разрядиой группы. Разрешающий потенциал появляется на этом выходе в конце цикла работы устройства.
На входы 1, 15 подается низкий разрешающий потенциал с выхода 10 предыдущих групп счетчиков, а входы 1, 15 первой группы заземляются.
Статические и динамические параметры микросхемы К589ХЛ14 приведены в табл. 22 и 23 соответственно.
Таблица 22
Таблица 23
|